类别4——电脑
注释:
1. 执行电讯或“区域网络”功能的电脑、相关装备及“软件”,亦须按照类别5第1部(电讯)所述的性能特性而加以评估。 (2001年第132号法律公告)
2. 直接与中央处理单元的汇流排或通道、‘主记忆体’或磁碟控制器连接的控制单元,不视为类别5第1部(电讯)所述的电讯装备。 (2023年第85号法律公告)
注意:
至于为封包式切换而特别设计的“软件”的管制状况,参阅类别5D001(电讯)。 (2001年第132号法律公告)
技术注释:
‘主记忆体’是可让中央处理单元快速存取的资料或指令的主记忆体,由“数字式电脑”的内建记忆体及“数字式电脑”的分级延伸部分所组成,如高速缓冲记忆体或非按序存取延伸记忆体。 (2023年第85号法律公告)
3. (由2021年第89号法律公告废除)
4A 系统、装备及零件
4A001 以下的电子电脑及相关装备,以及“电子组件”与为其特别设计的零件:
注意:
并参阅项目4A101。
(a) 经特别设计而具有下列任何一项特性者:
(1) 经额定在周围温度低于开氏228度(摄氏-45度)或高于开氏358度(摄氏85度)操作;
注释:
项目4A001(a)(1)不适用于为民用汽车、火车或“民用飞机”的应用而特别设计的电脑。 (2011年第161号法律公告)
(2) 具抗辐射能力而超过下列任何一项规格者:
(a) |
总剂量 |
5×103戈瑞(矽); |
(b) |
承受的剂量变化率 |
5×106戈瑞(矽)/秒;或 |
(c) |
承受的单一事项 |
1×10-8误差/位元/天; (2011年第161号法律公告) |
注释:
项目4A001(a)(2)不适用于为“民用飞机”的应用而特别设计的电脑。 (2011年第161号法律公告)
(b) 已删除; (2010年第45号法律公告)
注意:
(由2023年第85号法律公告废除)
4A003 以下的“数字式电脑”、“电子组件”与相关的装备,以及为其特别设计的零件:
注释:
1. 项目4A003包括下列各项:
(a) ‘向量处理器’; (2023年第85号法律公告)
(b) 阵列处理器;
(c) 数字讯号处理器;
(d) 逻辑处理机;
(e) 为“影像增强”而设计的装备;
(f) (由2021年第89号法律公告废除)
2. 在项目4A003中所描述的“数字式电脑”及相关装备的管制状况是由其他装备或系统的管制状况而决定,但:
(a) 该等“数字式电脑”或相关装备对于操作其他装备或系统是必需的;
(b) 该等“数字式电脑”或相关装备并不是其他装备或系统的“主要组成元件”;及
注意:
1. “讯号处理”或“影像增强”及为附有为其他装备所需的功能而特别设计的其他装备的管制状况,即使超过该“主要组成元件”的准则,亦由其他装备的管制状况决定。
2. 至于为电讯装备而使用的“数字式电脑”或相关装备的管制状况,参阅类别5第1部(电讯)。
(c) “数字式电脑”及相关装备的“技术”受项目4E规限。
(a) (由2013年第89号法律公告废除)
(b) 具有超过70加权万亿次浮点运算(WT)的“经调整尖峰效能” (“APP”)的“数字式电脑”; (2006年第95号法律公告;2010年第45号法律公告;2013年第89号法律公告;2015年第27号法律公告;2021年第89号法律公告;2023年第85号法律公告)
(c) 为聚合处理器致使聚合物的“APP”超过项目4A003(b)的限制从而增强性能而特别设计或改装的“电子组件” (1999年第183号法律公告;2004年第65号法律公告;2006年第95号法律公告)
注释:
1. 如作为未经整合“电子组件”付运,项目4A003(c)只适用于不超过项目4A003(b)的限度的“电子组件”及可程式化的连结件组。(1999年第183号法律公告;2006年第95号法律公告;2021年第89号法律公告)
2. 项目4A003(c)不管制任何最大配置不超过项目4A003(b)限制所特别设计产品或系列产品的“电子组件”。
(d) 已删除; (2004年第65号法律公告)
(e) 已删除;
注意:
至于执行模拟-数字转换功能的“电子组件”、模组或装备,参阅项目3A002(h)。 (2021年第89号法律公告)
(f) (由1999年第183号法律公告废除)
(g) 为以下目的而特别设计的装备:藉着提供容许单向数据率超过2.0千兆位元组/秒(每一连接计)的通讯的外部连接,以汇集“数字式电脑”的功能; (2010年第45号法律公告;2013年第89号法律公告)
注释:
项目4A003(g)不适用于内部连接装备(例如背板、汇流排)、无源连接装备、“网络存取控制器”或“通讯频道控制器”。 (1999年第183号法律公告;2010年第45号法律公告)
4A004 以下的电脑,以及为其特别设计的相关装备、“电子组件”及零件:
(a) “心脏收缩阵列电脑”;
(b) “类神经式电脑”;
(c) “光学式电脑”;
4A005 为制作、指挥及控制或传送“入侵软件”而特别设计或改装的系统、装备及该系统及装备的部件;
(2015年第27号法律公告;2021年第89号法律公告)
4A101 具防撞及为使用于项目9A004所管制的太空发射载具或项目9A104所管制的探空火箭而设计或改装的模拟电脑、“数字式电脑”或数字微分分析器,但项目4A001(a)(1)所管制的除外;
(1999年第183号法律公告;2006年第95号法律公告;2021年第89号法律公告)
4A102 为仿形、模拟或综合设计项目9A004所管制的太空发射载具或项目9A104所管制的探空火箭而特别设计的混合式电脑; (1999年第183号法律公告;2006年第95号法律公告;2021年第89号法律公告)
注释:
项目4A102只适用于带有项目7D103或9D103所管制的“软件”的装备。
(2023年第85号法律公告)
4B 测试、检验及生产装备
无
4C 物料
无
4D 软件
注释:
为在其他类别中描述的装备而设的“软件”状况,在适当的类别中处理。 (2013年第89号法律公告)
4D001 以下的“软件”: (2013年第89号法律公告)
(a) 为“发展”或“生产”项目4A或4D指明的装备或“软件”而特别设计或改装的“软件”; (2013年第89号法律公告)
(b) 为“发展”或“生产”下列项目而特别设计或改装的“软件”,但受项目4D001(a)管制者除外:
(1) 具有“经调整尖峰效能” (“APP”)超过15加权万亿次浮点运算(WT)的“数字式电脑”;或 (2009年第226号法律公告;2010年第45号法律公告;2015年第27号法律公告;2017年第42号法律公告;2021年第89号法律公告)
(2) 为聚合处理器致使聚合物的“APP”超过项目4D001(b)(1)的限制从而增强性能而特别设计或改装的“电子组件”; (2004年第65号法律公告;2006年第95号法律公告)
注意:
(由2023年第85号法律公告废除)
4D004 为制作、指挥及控制或传送“入侵软件”而特别设计或改装的“软件”;
注释:
项目4D004不适用于经特别设计而限于提供符合以下所有描述的“软件”更新或升级的“软件”:
(1) 只有在收到更新或升级的系统的拥有人或管理员授权的情况下,有关更新或升级始会操作;
(2) 在更新或升级后,经更新或升级的“软件”非属以下任何一项:
(a) 项目4D004指明的“软件”;
(b) “入侵软件”。
(2021年第89号法律公告)
4E 技术
4E001 (a) 按照一般技术注释,“技术”是为“发展”、“生产”或“使用”项目4A或4D所管制的装备或“软件”的技术; (2004年第65号法律公告)
(b) 按照一般技术注释所载,供“发展”或“生产”下列项目的“技术”,但受项目4E001(a)管制者除外: (2008年第254号法律公告;2021年第89号法律公告)
(1) 具有“经调整尖峰效能” (“APP”)超过15加权万亿次浮点运算(WT)的“数字式电脑”;或 (2009年第226号法律公告;2010年第45号法律公告;2015年第27号法律公告;2017年第42号法律公告;2021年第89号法律公告)
(2) 为聚合处理器致使聚合物的“APP”超过项目4E001(b)(1)的限制从而增强性能而特别设计或改装的“电子组件”; (2004年第65号法律公告;2006年第95号法律公告)
(c) 供“发展” “入侵软件”的“技术”; (2015年第27号法律公告)
注释:
1. 项目4E001(a)及4E001(c)不管制“漏洞披露”或“网络事故回应”。
2. 凡出口者在某国家成立,注释1并无削弱该国家主管当局确定项目4E001(a)及4E001(c)是否获符合的权利。 (2023年第85号法律公告)
技术注释:
(由2023年第85号法律公告废除)
“经调整尖锋效能” (“APP”)技术注释
“APP”是“数字式电脑”执行64-位元或更大的浮点计算加法及乘法的经调整最高率。 |
|
本技术注释所使用的缩写∶ |
|
n |
“数字式电脑”内的处理器数目 |
i |
处理器编号(i, ...n) |
ti |
处理器的循环时间(ti =1/Fi) |
Fi |
处理器的频率 |
Ri |
最高浮点计算率 |
Wi |
结构调整系数 |
“APP”是以加权TeraFLOPS (WT)表示,即每秒执行经调整浮点计算的运算数目,以1012为单位。 |
“APP”计算方法概述∶
1. 就每个处理器i而言,决定“数字式电脑”内每个处理器每个循环所执行的64-位元或更大的浮点运算的最高运算次数,FPOi。
注释∶
在决定FPO时,只包括64-位元或更大的浮点计算加法或乘法或加法及乘法两者。所有浮点运算必须以每个处理器循环的运算次数表示;需要多循环的运算可以每个循环的分数结果表示。就不能够以64-位元或以上的浮点运算元执行计算的处理器而言,有效计算率R是零。
2. 计算每个处理器的浮点计算率R,
Ri = FPOi/ti
3. 计算“APP”,
“APP” = W1 × R1+W2 × R2+....+Wn × Rn
4. 就‘向量处理器’而言,Wi = 0.9。就非‘向量处理器’而言,Wi = 0.3。
注释∶
1. 就在一个循环中执行复式运算(例如加法及乘法)的处理器而言,每次运算均予点算。
2. 就管线处理器而言,有效计算率R 指当管线已满时管线速率或非管线速率,两者中的较快者。
3. 在计算组合的“APP”过程中,每个运算处理器的计算率R,应以其理论上可达成的最大值为准而予以计算。如电脑制造厂商在关于该电脑的使用手册或说明书中宣称具有并行、平行或同时操作或执行功能,则假设存在同时操作的能力。
4. 在计算“APP”时,不得包括只限于作输入/输出及周边功能(例如∶磁碟驱动、通讯及视象显示)的处理器。
5. 就藉下述方法而相互连接的处理器组合而言,“APP”值不予计算∶“局部区域网络”、广域网络、输入/输出共用连接器/器件、输入/输出控制器及任何由“软件”执行的通讯互连。
6. “APP”值必须就符合以下说明的处理器组合计算∶含多个经特别设计藉聚合、同时运算及共用记忆体以提升性能的处理器。 (2017年第42号法律公告)
技术注释:
1. 聚合所有同时运作并位于相同压模的处理器及加速器。
2. 在以下情况下,处理器组合属共用记忆体:任何处理器均能够透过硬件输送高速缓存行或存储字,进入系统内任何记忆位置,而有关操作不涉及任何“软件”机制。处理器组合可藉使用项目4A003(c)指明的“电子组件”而达致。
7. ‘向量处理器’界定为具有内置式指令,能以浮点向量(一维阵列的64-位元或更大数目)同时执行多重运算,并且具有至少2个向量功能性单元及至少8个向量暂存器(每个至少有64个元件)的处理器。
(2006年第95号法律公告)